amd吧 关注:802,638贴子:18,537,137
  • 8回复贴,共1

关于内存频率,这两种说法哪个对?

只看楼主收藏回复

关于DDR3 1333,其核心频率为166,能找到以下两种解释:
1.DDR内存每个时钟周期可读写2次、DDR2内存每个时钟周期可读写4次、DDR3内存每个时钟周期可读写8次,因此核心频率×8作为等效SDRAM频率。
2.DDR3是8bit预读取,因此突发传输周期是8。因此核心频率×8作为等效SDRAM频率。
哪种对?还是说两种都不对??我觉得两种说法都有说不通的地方。


1楼2010-08-24 13:08回复
    自顶求解


    2楼2010-08-24 18:25
    回复
      2025-12-09 06:57:18
      广告
      不感兴趣
      开通SVIP免广告
      第一种更贴近。
      第二种偏离远了。


      IP属地:广西3楼2010-08-24 18:27
      回复
        回复:3楼
        那实际情况是啥样的?DDR3一个时钟周期读写8次?!?!


        4楼2010-08-24 18:32
        回复
          回复:4楼
          DDR采用时钟脉冲上升、下降沿各传一次数据,1个时钟信号可以传输2倍于SDRAM的数据,所以又称为双倍速率SDRAM。它的倍增系数就是2。
          DDR2仍然采用时钟脉冲上升、下降支各传一次数据的技术(不是传2次),但是一次预读4bit数据,是DDR一次预读2bit的2倍,因此,它的倍增系数是2X2=4。
          DDR3作为DDR2的升级版,最重要的改变是一次预读8bit,是DDR2的2倍,DDR的4倍,所以,它的倍增系数是2X2X2=8。
          第二种说法就是后半句说得不严谨,容易有歧义。


          IP属地:广西5楼2010-08-24 18:37
          回复
            8bit预读取是串行预读还是并行预读呢?


            6楼2010-08-24 18:48
            回复
              回复:7楼
              这只是DDR的通用特性,说明其等效频率是总线频率的2倍。是由于DDR内存可以在一个时钟周期的上升沿和下降沿各传输一次数据。
              现在我想知道的是DDR3内存核心频率和总线频率的关系。换句话说,我不关心是怎么从667算出1333的,而是关系怎么从166算出667的。


              8楼2010-08-24 20:20
              回复
                顶而不懈,遇到好贴决不能放过


                9楼2010-09-02 22:42
                回复