网页
资讯
视频
图片
知道
文库
贴吧
地图
采购
进入贴吧
全吧搜索
吧内搜索
搜贴
搜人
进吧
搜标签
日
一
二
三
四
五
六
签到排名:今日本吧第
个签到,
本吧因你更精彩,明天继续来努力!
本吧签到人数:0
一键签到
成为超级会员,使用一键签到
一键签到
本月漏签
0
次!
0
成为超级会员,赠送8张补签卡
如何使用?
点击日历上漏签日期,即可进行
补签
。
连续签到:
天 累计签到:
天
0
超级会员单次开通12个月以上,赠送连续签到卡3张
使用连续签到卡
03月07日
漏签
0
天
fpga吧
关注:
22,780
贴子:
70,927
看贴
图片
吧主推荐
游戏
11
回复贴,共
1
页
<<返回fpga吧
>0< 加载中...
大家好,菜鸟想问个两个简单问题
只看楼主
收藏
回复
柠檬鱼七e1
fpga小白
3
该楼层疑似违规已被系统折叠
隐藏此楼
查看此楼
1、我开发板上的晶振为20M,编好的程序把系统时钟定为50M进行的计数,想要把程序下载到开发板的话,是不是要先进行倍频,或者把程序里计数的值改一下?哪种方法比较常用?或者有别的办法呢?
2、编译完成后是不是可以直接下载呢?用不用手工适配布线和分配引脚呢?尤其是引脚类型太多看不懂,欢迎各位大神指教
柠檬鱼七e1
fpga小白
3
该楼层疑似违规已被系统折叠
隐藏此楼
查看此楼
在线等
2026-03-07 07:45:06
广告
不感兴趣
开通SVIP免广告
37秒凝眸
fpga小白
3
该楼层疑似违规已被系统折叠
隐藏此楼
查看此楼
初级的话,就用IO口,什么LVDS暂且不管它。一段时间过后,你自然就想去了解它了。晶振低于时钟频率,显然要用PLL倍频。目测你刚碰FPGA,到网上下载 特权的教学视频 看看,你就都懂了
天涯1路人
fpga大班
9
该楼层疑似违规已被系统折叠
隐藏此楼
查看此楼
把系统时钟分频到20M,不就好啦。。
天涯1路人
fpga大班
9
该楼层疑似违规已被系统折叠
隐藏此楼
查看此楼
分配完引脚,再编译下,然后下载就好啦
huling19870405
fpga逛吧
1
该楼层疑似违规已被系统折叠
隐藏此楼
查看此楼
1、或者把程序里计数的值改一下?有这个想法不错
晶振都只有20M,倍到50没什么意思,无非把一些计数器的值按照20M来计数好了
2、要写个UCF,或者用软件配,初学的啥参数都不要弄好了,把时钟管脚引到你的晶振上面(资料里面应该写了是哪个的)
登录百度账号
扫二维码下载贴吧客户端
下载贴吧APP
看高清直播、视频!
贴吧页面意见反馈
违规贴吧举报反馈通道
贴吧违规信息处理公示