如图。
c1nano完全体对比a520。
同一工艺下,面积就大了2%。
换来的是5%的性能提升。
并且,因为a520太执着于超低功耗,不支持乱序执行,所以这一次通过改进指令获取,解耦预测等方式,使得实际工作负载提升10%的性能。
而且最关键的事是,电源效率提升26%!
不敢想如果用了最新的3nm工艺,对比a520就是质变啊
。
看来超小核有用武之地了。

c1nano完全体对比a520。
同一工艺下,面积就大了2%。
换来的是5%的性能提升。
并且,因为a520太执着于超低功耗,不支持乱序执行,所以这一次通过改进指令获取,解耦预测等方式,使得实际工作负载提升10%的性能。
而且最关键的事是,电源效率提升26%!
不敢想如果用了最新的3nm工艺,对比a520就是质变啊
看来超小核有用武之地了。











